Show simple item record

dc.contributor.authorLounas Ouiza
dc.contributor.authorFenzi Samira
dc.contributor.otherHemdani Chabane
dc.date.accessioned2021-02-28T10:35:22Z
dc.date.available2021-02-28T10:35:22Z
dc.date.issued2015
dc.identifier.citationRéseaux Mobilité Et Systèmes Embarqués
dc.identifier.otherMAST.INF.70-15en
dc.identifier.urihttps://www.ummto.dz/dspace/handle/ummto/12627
dc.description85 f. : ill. ; 30 cm. (+ CD-Rom)en
dc.description.abstractDepuis le debut des annees 80, le principal mecanisme architectural permettant de masquer la latence de la memoire est le cache. Les memoires cache ont ete introduites pour reduire le temps d'acces aux informations en raison de l'ecart croissant entre la frequences des microprocesseurs et la latence d'acces a la memoire principale. Dans ce contexte, notre travail est axe sur l'evaluation experimentale de l'influence de la configuration de cache memoire sur l'execution d'un programme.nous avons plusieurs configurations de cache memoire (L1 L2) sur l'execution d'un programme (benchmark) puis evaluer et comparer les resultats de ces configurations afin de determiner le meilleur ajustement du cache. Pour definir l'ensemble des valeurs possibles des parametres du cache, nous proposons une methodologie de configuration des caches basee sur la simulation ce dernier sur le simulateur simplescalar.en
dc.language.isofren
dc.publisherUniversité Mouloud Mammerien
dc.subjectCacheen
dc.subjectConfigurationen
dc.subjectSimplescalaren
dc.titleEvaluation expérimentale de l'influence de la configuration de cache mémoire sur l'exécution d'un programmeen
dc.typeThesisen


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record