A partir de cette page vous pouvez :
author
| Retourner au premier écran avec les étagères virtuelles... |
Détail de l'auteur
Auteur Gounane Meriem |
Documents disponibles écrits par cet auteur
Ajouter le résultat dans votre panier Faire une suggestion Affiner la recherche Interroger des sources externesAcquisitions et implémentation des données analogique par système process (PS) en utilisant Vivado et XADC avec une carte FPGA PYNQZ2 / Sarah Hebib (2021)
![]()
Titre : Acquisitions et implémentation des données analogique par système process (PS) en utilisant Vivado et XADC avec une carte FPGA PYNQZ2 Type de document : theses et memoires Auteurs : Sarah Hebib ; Gounane Meriem ; Nadhir Djeffal, Directeur de thèse Editeur : Tizi-Ouzou : U.M.M.T.O Année de publication : 2021 Importance : 57 p. Présentation : ill. Format : 24cm. Note générale : Bibliog Langues : Français Mots-clés : Carte PYNQ Z2 Bloc XADC Capteurs Vivado Données analogique Traitement des signaux FPGA Résumé : Le bloc XADC de ZynqSoC contient deux convertisseurs analogiques-numériques de 12 bits. Ces ADC sont capables d'échantillonner jusqu'à 1 Msample/s, avec une bande passante efficace et idéale de signal d'entrée de 500 kHz (250 kHz sur les entrées auxiliaires). Le XADC peut multiplex entre 17 entrées analogiques avec des canaux d'entrée supplémentaires connectés à des capteurs basés sur les variations de tension et des capteurs de température. Notre objective est d'utilisé la carte PYNQ Z2 pour l'acquisition de plusieurs capteurs. En ligne : D:\CD THESES 2021\MAST ELN\HEBIB SARAH; GOUNANE MERIEM.PDF Format de la ressource électronique : Permalink : ./index.php?lvl=notice_display&id=36357 Acquisitions et implémentation des données analogique par système process (PS) en utilisant Vivado et XADC avec une carte FPGA PYNQZ2 [theses et memoires] / Sarah Hebib ; Gounane Meriem ; Nadhir Djeffal, Directeur de thèse . - Tizi-Ouzou (Tizi-Ouzou) : U.M.M.T.O, 2021 . - 57 p. : ill. ; 24cm.
Bibliog
Langues : Français
Mots-clés : Carte PYNQ Z2 Bloc XADC Capteurs Vivado Données analogique Traitement des signaux FPGA Résumé : Le bloc XADC de ZynqSoC contient deux convertisseurs analogiques-numériques de 12 bits. Ces ADC sont capables d'échantillonner jusqu'à 1 Msample/s, avec une bande passante efficace et idéale de signal d'entrée de 500 kHz (250 kHz sur les entrées auxiliaires). Le XADC peut multiplex entre 17 entrées analogiques avec des canaux d'entrée supplémentaires connectés à des capteurs basés sur les variations de tension et des capteurs de température. Notre objective est d'utilisé la carte PYNQ Z2 pour l'acquisition de plusieurs capteurs. En ligne : D:\CD THESES 2021\MAST ELN\HEBIB SARAH; GOUNANE MERIEM.PDF Format de la ressource électronique : Permalink : ./index.php?lvl=notice_display&id=36357 Réservation
Réserver ce document
Exemplaires
Code-barres Cote Support Localisation Section Disponibilité MAST.ELN.07-21/1 MAST.ELN.07-21 Mémoires Magasin de Thèses et Mémoires / FGE Master en Electronique Disponible Aucun avis, veuillez vous identifier pour ajouter le vôtre !


